20.1MB
1.32MB
ModelSim是一个非常强大的语言仿真软件,具有统一的调试和仿真环境。新版本进行了全面升级优化,提供了更加完善的高级功能。所有用户界面操作都可以编写脚本,以完成更流畅、更方便的交互模式操作。
软件功能
1.统一的混合语言模拟引擎,易于使用和性能2.支持Verilog和SystemVerilog的设计,通过VHDL和SystemC对复杂的设计环境进行有效的验证
3.快速调试,易于使用和多语言调试环境。
4.先进的代码覆盖和分析工具,可以快速覆盖范围。
5.交互式调试和模拟后调试都是可用的,所以它们都使用相同的调试环境。
6、强大的波形对比,便于分析差异和误差。
7.统一的覆盖数据库,具有完整的交互和HTML报表处理功能,可以在整个项目中理解和调试。
8.结合HDL Designer和HDL Author,可以实现完整的设计创作、项目管理和可视化功能。
软件功能
首先,高级代码覆盖率ModelSim的高级代码覆盖率和易用性降低了利用这一宝贵验证资源的障碍。
ModelSim的高级代码覆盖功能为系统验证提供了一个有价值的指标。所有覆盖信息都存储在统一覆盖数据库(UCDB)中,该数据库用于收集和管理高效数据库中的所有覆盖信息。您可以使用分析代码覆盖率数据的覆盖率实用程序,例如合并和测试排名。在模拟后或多个模拟运行合并后,可以交互查看叠加结果。代码覆盖度量可以由实例或设计单元来报告,从而为管理覆盖数据提供了灵活性。
第二,混合HDL仿真
ModelSim将模拟性能和容量与模拟多个模块和系统以及实现ASIC门级签署所需的代码覆盖和调试功能相结合。对Verilog、SystemVerilog for Design、VHDL和SystemC的全面支持为单语和多语言设计验证环境提供了坚实的基础。ModelSim易于使用且统一的调试和仿真环境为当今的FPGA设计人员提供了他们不断增加的高级功能和使他们的工作高效的环境。
三。有效的调试环境
ModelSim调试环境为Verilog、VHDL和SystemC提供了广泛的直观功能,是ASIC和FPGA设计的首选。
ModelSim通过智能设计的调试环境,简化了查找设计缺陷的过程。ModelSim调试环境有效地显示用于分析和调试所有语言的设计数据。
ModelSim允许在使用保存的结果进行模拟之后以及在实时模拟运行期间使用许多调试和分析功能。例如,覆盖率查看器使用代码覆盖率结果来分析和注释源代码,包括FSM状态和转换、语句、表达式、分支和开关覆盖率。
可以在源窗口中对信号进行注释,并在波形查看器中查看信号,通过对象及其声明之间以及访问文件之间的超链接导航,可以简化调试的导航。
您可以在列表和波形窗口中分析竞争条件、增量和事件活动。您可以轻松定义用户定义的枚举值,以便更快地了解模拟结果。为了提高调试效率,ModelSim还具有图形和文本数据流功能。
ModelSim与Mentor的旗舰模拟器Questa共享一个通用的前端和用户界面。这样,如果客户需要更高的性能并支持高级验证,他们可以轻松升级到Questa。
安装方法
1.从该站点下载ModelSim安装包。2.用压缩软件解压(推荐WinRAR)
3.单击exe文件开始安装。